# Maturitní témata 2020/21

# Otázka č. 2 – Hardware a aplikační software

### Logická funkce:

- je funkce, která pro konečný počet vstupních parametrů vrací logické hodnoty
- v praxi se používá v mikroprocesorové technice, parametry logické funkce jsou logické proměnné
- přiřazuje-li logická funkce výstupní hodnoty všem kombinacím vstupních logických proměnných, pak se nazývá úplně zadaná logická funkce, v opačném případě se nazývá neúplné zadaná logická funkce, kombinace vstupních logických proměnných, k níž není určena hodnota výstupní logické funkce, se nazývá neurčitý stav

**NON (NOT):** logická negace (invertor) - na výstupu je vždy opačná logická hodnota než na vstupu, matematický zápis: Y = /A

| Pravdivostní<br>tabulka |   |  |  |
|-------------------------|---|--|--|
| A Y                     |   |  |  |
| 0                       | 1 |  |  |
| 1                       | 0 |  |  |



**AND:** logický součin - má na výstupu log. 1 pouze tehdy, je-li na všech jeho vstupech log. 1, matematický zápis: Y = A \* B

| Pravdivostní |       |   |  |  |  |
|--------------|-------|---|--|--|--|
| tabulka      |       |   |  |  |  |
| Α            | A B Y |   |  |  |  |
| 0            | 0     | 0 |  |  |  |
| 0            | 1     | 0 |  |  |  |
| 1            | 0     | 0 |  |  |  |
| 1            | 1 1 1 |   |  |  |  |



**OR:** logický součet - má na výstupu log. 1 pouze tehdy, pokud je alespoň na jednom vstupu log. 1, matematický zápis: Y= A + B

| Pravdivostní |     |   |  |  |
|--------------|-----|---|--|--|
| tabulka      |     |   |  |  |
| A B Y        |     |   |  |  |
| 0            | 0 0 |   |  |  |
| 0            | 0 1 |   |  |  |
| 1            | 0   | 1 |  |  |
| 1            | 1   | 1 |  |  |



**XOR:** exklusivní logický součet - má na výstupu log. 1 pouze tehdy, pokud je na vstupech rozdílná log. hodnota, matematický zápis: Y=/(A B)

| Pravdivostní |   |   |  |
|--------------|---|---|--|
| tabulka      |   |   |  |
| Α            | В | Υ |  |
| 0            | 0 | 0 |  |
| 0            | 1 | 1 |  |
| 1            | 0 | 1 |  |
| 1            | 1 | 0 |  |



#### Pravdivostní tabulka:

Pravdivostní tabulka je nejběžnější způsob popisu logické funkce. Popisuje zcela přesně chování logického obvodu, ale neobsahuje žádný návod pro jeho realizaci. Můžeme tedy na ni pohlížet jako na model chování logického systému. Obsahuje výčet všech kombinací vstupních proměnných a jim odpovídajících výstupů. Má-li logická funkce n nezávislých proměnných, bude mít pravdivostní tabulka 2n řádků.

| Α | В | Y = A or B |  |  |
|---|---|------------|--|--|
| 0 | 0 | 0          |  |  |
| 0 | 1 | 1          |  |  |
| 1 | 0 | 1          |  |  |
| 1 | 1 | 1          |  |  |

### **ÚNDF:**

- úplná normální disjunktní forma - tu získáme z pravdivostní tabulky tak, že vytvoříme součiny vstupních proměnných v řádcích kde má výstupní funkce hodnotu y=1 tzv. mintermy

- všechny tyto mintermy pak sečteme, každá proměnná v součinu je zapsána tak, že pokud nabývá hodnoty log. 0, pak ji píšeme s negací, pokud log. 1, pak píšeme bez negace



UNDF: Died + abid + abi

### **ÚNKF:**

- úplná normální konjunktní forma která se skládá ze součtů vstupních proměnných v řádcích, kde má výstupní funkce hodnotu y=0 tzv. maxtermů, a všechny tyto maxtermy pak vynásobíme
- každá proměnná v součtu je zapsána tak, že pokud nabývá hodnoty log. 0, pak ji píšeme bez negace, pokud log. 1, pak píšeme s negací



## Booleova algebra:

Booleova algebra je důležitý pomocník, který slouží k minimalizaci logických funkcí pomocí zákonů a pravidel. Ne vždy se nám podaří řešit úkol, kde se objevuje nějaká jednoduchá funkce. Jakmile se 2/4 vyskytne složitější funkce, je lepší ji minimalizovat pomocí Booleovy algebry. Booleovou algebrou, jakožto jednoduchým a přesným prostředkem, popisujeme logické obvody a navrhujeme je, když známe vstupní logickou funkci

- 9 zákonů Booleovy algebry:
  - Komutativní zákon KZ



Asociativní zákon AZ



• Distribuční zákon Di



• Absorpční zákon AB



Agresivní zákon AG



• Zákon neutrality NE



Dvojitá negace DN



#### Zákon vyloučení třetího VT



### De Morgenovo zákon DM



#### Poloviční sčítačka:

- (half adder) realizuje sčítání dvou jednobitových čísel, vstup jsou dva jednobitové sčítance (A, B)
- výstupem je jednobitový součet (S) a jednobitový příznak přenosu do vyššího řádu (c)
- poloviční sčítačka dále přenáší příznak přenosu do vyššího řádu, sama však nedokáže zpracovat přenos z nižšího řádu, nestačí proto k realizaci vícebitového sčítání

| vs | tup | výstup |   |
|----|-----|--------|---|
| Α  | В   | С      | s |
| 0  | 0   | 0      | 0 |
| 0  | 1   | 0      | 1 |
| 1  | 0   | 0      | 1 |
| 1  | 1   | 1      | 0 |



## Úplná sčítačka:

- (full adder) realizuje sčítání dvou jednobitových čísel s přihlédnutím k přenosu z předchozího řádu
- vstupem jsou tři jednobitové sčítance: A, B, Ci (Carry-in)

- výstupem je jednobitový součet (S) a jednobitový příznak přenosu do vyššího řádu (Co -Carry-out)
- úplnou sčítačku je možné složit ze dvou polovičních sčítaček a hradla OR, hradlo OR je navíc možné bez vlivu na funkčnost nahradit pomocí hradla XOR, protože kombinace vstupů (1, 1), v němž by se jejich výstupy lišily, nemůže v případě sčítání nastat (buď nastane přenos pouze v první poloviční sčítačce, nebo pouze v druhé), takže k vytvoření úplné sčítačky stačí mít 2 typy hradel, což může být praktické pro realizaci
- úplné sčítačky se spolu mohou vedle sebe řetězit (výstup Co jedné sčítačky propojit se vstupem Ci další) a provádět tak sčítání vícebitových čísel

| ٧ | vstup |    | výstup |   |
|---|-------|----|--------|---|
| A | В     | ci | Co     | S |
| 0 | 0     | 0  | 0      | 0 |
| 0 | 0     | 1  | 0      | 1 |
| 0 | 1     | 0  | 0      | 1 |
| 0 | 1     | 1  | 1      | 0 |
| 1 | 0     | 0  | 0      | 1 |
| 1 | 0     | 1  | 1      | 0 |
| 1 | 1     | 0  | 1      | 0 |
| 1 | 1     | 1  | 1      | 1 |







## **De-multiplexor:**

- má 1 datový vstup n adresových a až 2 na n výstupů
- elektronická součástka, fungující na principu přepínače, kdy je podle řídících signálů (a)
  přiváděn na výstupy (y) vstupní signál (x)
- podle adresy se hodnota datového vstupu objeví na příslušném výstupu
- demultiplexor je principiálně podobný binárnímu dekodéru, rozdíl spočívá v tom, že u demultiplexoru je nosičem informace vstup x





## Porovnávací obvod:

 kombinační logický obvod, který porovnává dvě více bitová slova a na výstupech generuje signály pro rovnost, větší a menší, obvod má 3 výstupy

